WEKO3
アイテム
{"_buckets": {"deposit": "34e1c68c-5660-49da-a8bc-b8eb4afe166b"}, "_deposit": {"created_by": 3, "id": "4955", "owners": [3], "pid": {"revision_id": 0, "type": "depid", "value": "4955"}, "status": "published"}, "_oai": {"id": "oai:uec.repo.nii.ac.jp:00004955", "sets": ["38"]}, "author_link": ["13749"], "control_number": "4955", "item_10006_date_granted_11": {"attribute_name": "学位授与年月日", "attribute_value_mlt": [{"subitem_dategranted": "2015-03-25"}]}, "item_10006_degree_grantor_9": {"attribute_name": "学位授与機関", "attribute_value_mlt": [{"subitem_degreegrantor": [{"subitem_degreegrantor_name": "電気通信大学"}]}]}, "item_10006_description_10": {"attribute_name": "学位授与年度", "attribute_value_mlt": [{"subitem_description": "2014", "subitem_description_type": "Other"}]}, "item_10006_description_7": {"attribute_name": "抄録", "attribute_value_mlt": [{"subitem_description": "パーソナルコンピュータやスマートフォンを始めとする多くの情報機器の中核部品であるマイクロプロセッサは,現在の情報化社会を支えている.技術の発展により半導体の微細化が進み,パッケージ内で利用可能なトランジスタの数は増加しているが,チップ上の回路の消費電力は,プロセスの微細化ほどスケールダウンしていない.そのため,プロセスを微細化する度により多くのコアをパッケージ内に搭載することができるようになるが,チップ全体の消費電力もそれに従い増大する.それによって,パッケージあたりの電力や熱の制限から,搭載されたトランジスタを同時に駆動することができない,ダークシリコン問題が指摘されている.この問題を解消するためには,従来のアーキテクチャよりもシングルスレッド実行能力に優れ,なおかつ同じより少ない消費電力で同じ処理を実行できる新しいアーキテクチャが求められている.我々は,シングルスレッド能力の向上と消費電力の削減を同時に達成するアーキテクチャとして,広大なレジスタ空間を持つSTRAIGHTアーキテクチャを提案している.STRAIGHTアーキテクチャはライト・ワンス・コードの実行を想定した広大な論理レジスタ空間を持ち,従来のアウト・オブ・オーダ・プロセッサにおいて主要な電力オーバヘッドであったレジスタ・リネーミングやフリーレジスタの管理,レジスタの解放管理を必要としない.また,このライト・ワンス・コードによって,従来困難であった命令ウィンドウサイズやフロントエンド幅の軽量な拡張が可能になり,シングルスレッド性能を向上させる. 本論文では,シミュレータの設計,アセンブラの構築,専用コードの生成,生成したコードを用いた評価・議論を行った.生成したSTRAIGHT専用のLivermore LoopコードをSTRAIGHTアセンブラの入力とすることで,シミュレータの入力となるSTRAIGHTバイナリを生成することが可能になり,このSTRAIGHTバイナリを,設計したSTRAIGHTシミュレータの入力とすることでSTRAIGHTアーキテクチャを詳細に評価した.評価では,従来のAlphaアーキテクチャと比べてSTRAIGHTアーキテクチャはIPCを最大で88%,平均で29%向上させた.さらに,同じ処理を行うために必要な命令数について,従来のAlphaアーキテクチャと比べてSTRAIGHTアーキテクチャは最大で約90%,平均で約55%の命令を削減することができた.IPCと1000ループの必要命令数を相乗した性能については,Alphaに対してSTRAIGHTは最大で12.5倍,平均で約3倍の性能であることがわかった.", "subitem_description_type": "Abstract"}]}, "item_creator": {"attribute_name": "著者", "attribute_type": "creator", "attribute_value_mlt": [{"creatorNames": [{"creatorName": "佐保田, 誠", "creatorNameLang": "ja"}, {"creatorName": "サホダ, マコト", "creatorNameLang": "ja-Kana"}], "nameIdentifiers": [{"nameIdentifier": "13749", "nameIdentifierScheme": "WEKO"}]}]}, "item_files": {"attribute_name": "ファイル情報", "attribute_type": "file", "attribute_value_mlt": [{"accessrole": "open_date", "date": [{"dateType": "Available", "dateValue": "2016-09-23"}], "displaytype": "detail", "download_preview_message": "", "file_order": 0, "filename": "1352012.pdf", "filesize": [{"value": "4.6 MB"}], "format": "application/pdf", "future_date_message": "", "is_thumbnail": false, "licensetype": "license_free", "mimetype": "application/pdf", "size": 4600000.0, "url": {"label": "1352012.pdf", "url": "https://uec.repo.nii.ac.jp/record/4955/files/1352012.pdf"}, "version_id": "55fc65f4-751b-4f79-b7b4-1ce492d910ee"}]}, "item_language": {"attribute_name": "言語", "attribute_value_mlt": [{"subitem_language": "jpn"}]}, "item_resource_type": {"attribute_name": "資源タイプ", "attribute_value_mlt": [{"resourcetype": "thesis", "resourceuri": "http://purl.org/coar/resource_type/c_46ec"}]}, "item_title": "プロセッサアーキテクチャ「STRAIGHT」のシミュレータ設計と評価", "item_titles": {"attribute_name": "タイトル", "attribute_value_mlt": [{"subitem_title": "プロセッサアーキテクチャ「STRAIGHT」のシミュレータ設計と評価", "subitem_title_language": "ja"}]}, "item_type_id": "10006", "owner": "3", "path": ["38"], "permalink_uri": "https://uec.repo.nii.ac.jp/records/4955", "pubdate": {"attribute_name": "PubDate", "attribute_value": "2015-03-25"}, "publish_date": "2015-03-25", "publish_status": "0", "recid": "4955", "relation": {}, "relation_version_is_last": true, "title": ["プロセッサアーキテクチャ「STRAIGHT」のシミュレータ設計と評価"], "weko_shared_id": -1}
プロセッサアーキテクチャ「STRAIGHT」のシミュレータ設計と評価
https://uec.repo.nii.ac.jp/records/4955
https://uec.repo.nii.ac.jp/records/495510fb4a73-35b5-4420-bd03-ac3caa39f8a9
名前 / ファイル | ライセンス | アクション |
---|---|---|
1352012.pdf (4.6 MB)
|
|
Item type | 学位論文 / Thesis or Dissertation(1) | |||||
---|---|---|---|---|---|---|
公開日 | 2015-03-25 | |||||
タイトル | ||||||
言語 | ja | |||||
タイトル | プロセッサアーキテクチャ「STRAIGHT」のシミュレータ設計と評価 | |||||
言語 | ||||||
言語 | jpn | |||||
資源タイプ | ||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_46ec | |||||
資源タイプ | thesis | |||||
著者 |
佐保田, 誠
× 佐保田, 誠 |
|||||
抄録 | ||||||
内容記述タイプ | Abstract | |||||
内容記述 | パーソナルコンピュータやスマートフォンを始めとする多くの情報機器の中核部品であるマイクロプロセッサは,現在の情報化社会を支えている.技術の発展により半導体の微細化が進み,パッケージ内で利用可能なトランジスタの数は増加しているが,チップ上の回路の消費電力は,プロセスの微細化ほどスケールダウンしていない.そのため,プロセスを微細化する度により多くのコアをパッケージ内に搭載することができるようになるが,チップ全体の消費電力もそれに従い増大する.それによって,パッケージあたりの電力や熱の制限から,搭載されたトランジスタを同時に駆動することができない,ダークシリコン問題が指摘されている.この問題を解消するためには,従来のアーキテクチャよりもシングルスレッド実行能力に優れ,なおかつ同じより少ない消費電力で同じ処理を実行できる新しいアーキテクチャが求められている.我々は,シングルスレッド能力の向上と消費電力の削減を同時に達成するアーキテクチャとして,広大なレジスタ空間を持つSTRAIGHTアーキテクチャを提案している.STRAIGHTアーキテクチャはライト・ワンス・コードの実行を想定した広大な論理レジスタ空間を持ち,従来のアウト・オブ・オーダ・プロセッサにおいて主要な電力オーバヘッドであったレジスタ・リネーミングやフリーレジスタの管理,レジスタの解放管理を必要としない.また,このライト・ワンス・コードによって,従来困難であった命令ウィンドウサイズやフロントエンド幅の軽量な拡張が可能になり,シングルスレッド性能を向上させる. 本論文では,シミュレータの設計,アセンブラの構築,専用コードの生成,生成したコードを用いた評価・議論を行った.生成したSTRAIGHT専用のLivermore LoopコードをSTRAIGHTアセンブラの入力とすることで,シミュレータの入力となるSTRAIGHTバイナリを生成することが可能になり,このSTRAIGHTバイナリを,設計したSTRAIGHTシミュレータの入力とすることでSTRAIGHTアーキテクチャを詳細に評価した.評価では,従来のAlphaアーキテクチャと比べてSTRAIGHTアーキテクチャはIPCを最大で88%,平均で29%向上させた.さらに,同じ処理を行うために必要な命令数について,従来のAlphaアーキテクチャと比べてSTRAIGHTアーキテクチャは最大で約90%,平均で約55%の命令を削減することができた.IPCと1000ループの必要命令数を相乗した性能については,Alphaに対してSTRAIGHTは最大で12.5倍,平均で約3倍の性能であることがわかった. | |||||
学位授与機関 | ||||||
学位授与機関名 | 電気通信大学 | |||||
学位授与年度 | ||||||
内容記述タイプ | Other | |||||
内容記述 | 2014 | |||||
学位授与年月日 | ||||||
学位授与年月日 | 2015-03-25 |